Altera MAX 10 JTAG Bedienungsanleitung

Stöbern Sie online oder laden Sie Bedienungsanleitung nach Messgeräte Altera MAX 10 JTAG herunter. Altera MAX 10 JTAG User Manual Benutzerhandbuch

  • Herunterladen
  • Zu meinen Handbüchern hinzufügen
  • Drucken
  • Seite
    / 15
  • Inhaltsverzeichnis
  • LESEZEICHEN
  • Bewertet. / 5. Basierend auf Kundenbewertungen
Seitenansicht 0
MAX 10 JTAG Boundary-Scan Testing
User Guide
Subscribe
Send Feedback
UG-M10JTAG
2015.05.04
101 Innovation Drive
San Jose, CA 95134
www.altera.com
Seitenansicht 0
1 2 3 4 5 6 ... 14 15

Inhaltsverzeichnis

Seite 1 - User Guide

MAX 10 JTAG Boundary-Scan TestingUser GuideSubscribeSend FeedbackUG-M10JTAG2015.05.04101 Innovation DriveSan Jose, CA 95134www.altera.com

Seite 2 - Contents

Instruction Name InstructionBinaryDescriptionHIGHZ (1)00 0000 1011• Places the 1-bit bypass register between the TDI and TDO pins. The1-bit bypass reg

Seite 3 - Overview

I/O Voltage Support in the JTAG Chain42015.05.04UG-M10JTAGSubscribeSend FeedbackA JTAG chain can contain several Altera and non-Altera devices.The TDO

Seite 4 - JTAG BST Architecture

Enabling and Disabling JTAG BST Circuitry52015.05.04UG-M10JTAGSubscribeSend FeedbackThe JTAG BST circuitry in MAX 10 devices is automatically enabled

Seite 5 - JTAG Boundary-Scan Register

Guidelines for JTAG BST62015.05.04UG-M10JTAGSubscribeSend FeedbackConsider the following guidelines when you perform BST with the device:• If the “10.

Seite 6 - UG-M10JTAG

Boundary-Scan Description Language Support72015.05.04UG-M10JTAGSubscribeSend FeedbackThe BSDL—a subset of VHDL—provides a syntax that allows you to de

Seite 7

Additional Information for MAX 10 JTAGBoundary-Scan Testing User GuideA2015.05.04UG-M10JTAGSubscribeSend FeedbackDocument Revision History for MAX 10

Seite 8 - JTAG BST Operation Control

ContentsOverview... 1-1JTAG BST Architectur

Seite 9 - JTAG Instructions

Overview12015.05.04UG-M10JTAGSubscribeSend FeedbackMAX® 10 devices support the IEEE Std.1149.1 (JTAG) boundary-scan testing (BST).When you perform BST

Seite 10 - Description

JTAG BST Architecture22015.05.04UG-M10JTAGSubscribeSend FeedbackMAX 10 JTAG interface uses four pins, TDI, TDO, TMS, and TCK.JTAG PinsTable 2-1: JTAG

Seite 11 - 2015.05.04

Figure 2-1: JTAG Circuitry Functional Model• Test access port (TAP) controller—controls the JTAG BST.• TMS and TCK pins—operate the TAP controller.• T

Seite 12

Boundary-Scan Cells in MAX 10 I/O PinThe MAX 10 3-bit BSC contains the following registers:• Capture registers—connect to internal device data through

Seite 13 - Guidelines for JTAG BST

Table 2-2: BSC Capture and Update Register for MAX 10 DevicesPin TypeCaptures DrivesOutputCaptureRegisterOE CaptureRegisterInputCaptureRegisterOutputU

Seite 14 - IEEE 1149.1 BSDL Files

JTAG BST Operation Control32015.05.04UG-M10JTAGSubscribeSend FeedbackJTAG IDCODEThe IDCODE is unique for each MAX 10 device. Use this code to identify

Seite 15

JTAG Secure ModeIn JTAG secure mode, the device only allow SAMPLE/PRELOAD, BYPASS, EXTEST, and IDCODE JTAGinstructions.Related InformationMAX 10 FPGA

Kommentare zu diesen Handbüchern

Keine Kommentare